在系統(tǒng)掉電或上電,功放播放狀態(tài)切換,或輸入音源切換時,PWM會產(chǎn)生啟停,進而產(chǎn)生瞬態(tài)的POP音。如下圖所示,在連續(xù)PWM動作時,開關頻率及其附近的鏡像頻率都可以順利的被LC濾波器濾除。而在PWM啟停時,開關頻率及其奇次諧波會延伸到人耳可聽的20-2kHz范圍內(nèi)。該開關頻率低于LC濾波器的截止頻率,不能被濾除進而產(chǎn)生pop音。
圖5. 連續(xù)PWM及PWM啟動的時頻域圖
對于BTL結(jié)構(gòu)的功放在進行AD調(diào)制時,PWM開啟第一個Duty cycle,如果A-side拉低,Bootstrap 電容可以順利充電,但B-side在此時拉高,這使得Bootstrap電容充電失敗。Bootstrap電容提供N MOSFET的充電電壓,如Bootstrap電容充電失敗,則B-side 第一個PWM不能正常輸出。A-side和B-side的不平衡輸出會產(chǎn)生明顯的POP音。 TI針對該類pop noise進行了優(yōu)化,在AD和BD調(diào)制中,都使得第一個PWM為低,進而消除Clock fault。
圖6 AD調(diào)制PWM開啟示意圖
3)上下電順序錯誤
音頻系統(tǒng)有嚴格的上下電順序。通常功放的供電電壓會比SOC的供電電壓高,也比SOC電壓建立時間早。為避免pop noise在SOC上電及功放上電時發(fā)生,要保持功放為Hi-zi/standby狀態(tài),且待功放充分充電后(20ms),再開啟PWM波,輸入音源。同理在功放斷電時,為避免掉電速度不一致,我們需要Mute 并將Standby引腳拉低15ms后再進行掉電。TI 的PurePath Digital 具有優(yōu)化后的啟動序列,這使得可聽音頻帶的pop音盡可能小。
4)PVDD電壓/Gain值急速抬升
PVDD電壓急劇上升或Gain值急速抬升均會導致pop noise 出現(xiàn)。在進行原理圖繪制時,需要將Cstart軟啟動電容設置在合理的范圍內(nèi),防止PVDD急速上升。此外,針對某些功放在開機第一次POP noise出現(xiàn)后,還出現(xiàn)了第二次pop noise。這是因為功放在上電后,增益值會以一定步長爬升到設定增益,如果步長設定值過大,會導致pop noise的出現(xiàn)。
5)Hizi-play 狀態(tài)切換Clock Fault
如果喇叭不僅僅在開機或者狀態(tài)轉(zhuǎn)換時出現(xiàn)pop 音,而是當功放從Hi-zi切換到play時,連續(xù)出現(xiàn)POP noise,此時應當檢查是否出現(xiàn)Clock Fault。硬件工程師可以斷開SOC的IIC控制,并將IIC通過USB轉(zhuǎn)接板連接到PPC3進行Clock Fault檢驗。
若此時出現(xiàn)Clock Fault 應檢查輸入音頻信號I2S/TDM是否滿足數(shù)據(jù)手冊的要求(見數(shù)據(jù)手冊Electrical Characteristics 中Serial Audio Port)。此外,數(shù)據(jù)手冊中還有其他特殊情況的說明,以TAS6424L/M-Q1系列為例,如果客戶將SCLK和MCLK連接到一起,F(xiàn)SYNC需要為2 MCLK以上。若SOC為高通8155系列,F(xiàn)YSNC輸出共有3個選項:第一是2MCLK ,第二是50% duty cycle ,第三為1 slot,我們可以選擇后兩項作為FSYNC輸入。
德州儀器TAS6424E-Q1是一款采用2.1MHz開關頻率的四通道數(shù)字輸入D類音頻放大器。在成本方面,該芯片工作頻率為2.1MHz,這使得芯片可以使用體積更小,成本更低的LC濾波器,進而實現(xiàn)整體成本優(yōu)化。在提高開關頻率的同時, TI TAS6424E-Q1芯片通過展頻及PWM序列優(yōu)化具備良好的EMI表現(xiàn)。另外,該芯片集成了AC、DC故障診斷,可實現(xiàn)負載短路到電源、負載短路到地、負載開路、負載短路等故障診斷,并實現(xiàn)高精度的負載阻抗和相位測量。此外,TAS6424E-Q1芯片中集成了上電啟動序列優(yōu)化及第一個PWM為低等抑制pop 音的解決方案,實現(xiàn)了良好的用戶聽音感受。除低pop noise外,該芯片的Burr-Brown音頻架構(gòu)和增加的內(nèi)部音頻環(huán)路帶寬也可提供出色的音質(zhì),帶來良好的用戶體驗。