精品国产sm全部网站免费_日韩精品毛片_推荐高清免费不卡网站_亚洲无码人成电影在线观看_一本伊大人香蕉久久網手機_福利视频你懂得_亚洲欧美曰韩在线_成年男女免费网站点播_成年人播放一级片高清_亚洲视频在线视频

13823761625

技術(shù)分享

在設(shè)計中抑制EMI的8個提示和技巧
發(fā)布時間:2024-10-13 09:47:26    瀏覽:255次

1.越早越好

   切勿低估電磁干擾(EMI)問題,因?yàn)樗鼈兛赡芎馁M(fèi)大量時間和金錢來解決。你越早關(guān)注可能的EMI問題,產(chǎn)品發(fā)布就會越快越經(jīng)濟(jì)。如果等到最后一刻才解決潛在問題,可能會導(dǎo)致電路板重新設(shè)計,或者需要昂貴的解決方案來修復(fù)EMI問題。

圖1. 提前考慮電磁兼容性(EMC)與否的設(shè)計過程成本與時間對比。

2.將電感器靠近集成電路(IC)


圖2. 設(shè)計布局的重要性。

   輸入電容器、開關(guān)和二極管形成了一個高電流環(huán)路,這是一個H場環(huán)形天線。最小的寄生電感和電容會產(chǎn)生高頻振鈴,這是差模噪聲的主要原因。使用低等效串聯(lián)電阻(ESR)電容器和緊湊的布局可以最小化該環(huán)路中傳導(dǎo)引起的輻射場。

3.利用電感器的方向優(yōu)勢

   MOSFET源極端子、二極管陰極和電感器的連接點(diǎn)是一個熱點(diǎn),該點(diǎn)具有高dv/dt,會形成不良的E場天線。寄生電容允許射頻電流流向地面,從而產(chǎn)生共模噪聲。同樣,這個區(qū)域必須最小化。電感器上的點(diǎn)標(biāo)記表示繞組的起點(diǎn),即最內(nèi)層部分,應(yīng)連接到此節(jié)點(diǎn),以最小化面積、寄生電容,并部分屏蔽它。

圖3. Würth Elektronik電感器示例,點(diǎn)標(biāo)記表示繞組開始的位置。

4.地的分布(也稱為GND)

    注意系統(tǒng)的接地方式。系統(tǒng)的每個部分都應(yīng)該單獨(dú)接地。當(dāng)系統(tǒng)中的任何一點(diǎn)通過多條路徑接地時,我們可能會創(chuàng)建一個地環(huán)路,這可能會為干擾提供完美的傳播路徑,從而影響整個設(shè)計。當(dāng)使用長電纜連接不同設(shè)備時,這可能會變成輻射發(fā)射問題。許多工程師不得不處理電磁兼容性(EMC)問題,原因就在于缺乏合理的接地概念。這種潛在的耦合機(jī)制被稱為“阻抗耦合”。我們希望在地線和VCC線中的共享阻抗盡可能少。這就是為什么我們通常采用星形拓?fù)鋪矸植嫉鼐€。這不僅有助于減少輻射,還有助于提高抗干擾能力!

圖4. 正確和錯誤的接地示例。

5.IC引腳的地參考

    在下面的不良示例中,我們看到兩個電路通過IC引腳布線,這可能會導(dǎo)致它們之間產(chǎn)生不必要的耦合。這可以通過使用星形結(jié)構(gòu)的獨(dú)立電流路徑和增加多個過孔來創(chuàng)建短環(huán)路進(jìn)行改進(jìn)。

圖5. 布線電路以減少耦合。

6.降低接地阻抗

   每毫米的PCB走線都會增加1納亨(nH)的寄生電感。這聽起來可能不多,但在高頻設(shè)計中,它會像天線一樣起作用,因此變得非常重要。長接地路徑會導(dǎo)致寄生電感增加(每毫米1納亨)。高頻時鐘IC由于其負(fù)載電流而在地上產(chǎn)生干擾電壓。為了獲得短且低電感的連接,每個引腳都應(yīng)通過過孔直接連接到地平面。

圖6. 在設(shè)計中減少接地阻抗。

7.GND和VCC層之間的距離

    將信號層夾在GND和VCC之間會導(dǎo)致電容耦合。電源上的更高干擾信號水平會耦合到信號位置。紋波電壓、負(fù)載跳變等會在信號層上產(chǎn)生干擾電壓。將GND放置在信號層和VCC之間可以起到屏蔽作用,高頻噪聲會被直接分流到地。(注意GND需要低阻抗連接。)你可以將VCC和GND之間的距離減少到100微米或更小,以緊密耦合這些層。

圖7. 在信號層和VCC之間放置GND。

8.將干擾分流到大地

    電纜對于共模噪聲來說是一個非常好的天線——無論是接收還是發(fā)射!

    無論是靜電放電(ESD)還是共模噪聲,都會返回到保護(hù)接地/機(jī)架接地。將你的PCB連接到機(jī)架接地是一個很好的主意,這樣可以為這些干擾提供一個明確的回流路徑。然而,你不應(yīng)該只是隨意放置這個連接;將其放置在遠(yuǎn)離其起源的地方會給ESD和共模電流提供影響和損壞你的應(yīng)用的機(jī)會。因此,我們將這些鋼質(zhì)間隔器盡可能靠近I/O端口放置。我們可以放置一個陶瓷安全Y電容,以便在保持直流隔離的同時,實(shí)現(xiàn)低阻抗射頻耦合到機(jī)架。

    對于共模發(fā)射,這將作為一個短路并保持共模環(huán)路小。進(jìn)入的共模電流和ESD都被分流到遠(yuǎn)離電子設(shè)備的地方。請注意,要確保所有這些連接都是低阻抗的。

圖8. 將PCB連接到機(jī)架接地的良好和不良示例。



免責(zé)聲明: 本文章轉(zhuǎn)自其它平臺,并不代表本站觀點(diǎn)及立場。若有侵權(quán)或異議,請聯(lián)系我們刪除。謝謝!
    矽源特科技ChipSourceTek




版權(quán)所有 ? 2017 深圳市矽源特科技有限公司All Rights Reserved 粵ICP備17060179號